Difference between revisions of "Instruction Set/load"

From Mill Computing Wiki
Jump to: navigation, search
Line 15:Line 15:
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
|-
 
|-
| [[Cores/Tin/Encoding#515|Tin]] || F0 || 3
+
| [[Cores/Tin/Encoding#load|Tin]] || F0 || 3
 
|-
 
|-
| [[Cores/Copper/Encoding#515|Copper]] || F0 F1 || 3
+
| [[Cores/Copper/Encoding#load|Copper]] || F0 F1 || 3
 
|-
 
|-
| [[Cores/Silver/Encoding#515|Silver]] || F0 F1 F2 F3 || 3
+
| [[Cores/Silver/Encoding#load|Silver]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Gold/Encoding#515|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
+
| [[Cores/Gold/Encoding#load|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
 
|-
 
|-
| [[Cores/Decimal8/Encoding#515|Decimal8]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal8/Encoding#load|Decimal8]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Decimal16/Encoding#515|Decimal16]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal16/Encoding#load|Decimal16]] || F0 F1 F2 F3 || 3
 
|}
 
|}
  
Line 39:Line 39:
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
|-
 
|-
| [[Cores/Tin/Encoding#514|Tin]] || F0 || 3
+
| [[Cores/Tin/Encoding#load|Tin]] || F0 || 3
 
|-
 
|-
| [[Cores/Copper/Encoding#514|Copper]] || F0 F1 || 3
+
| [[Cores/Copper/Encoding#load|Copper]] || F0 F1 || 3
 
|-
 
|-
| [[Cores/Silver/Encoding#514|Silver]] || F0 F1 F2 F3 || 3
+
| [[Cores/Silver/Encoding#load|Silver]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Gold/Encoding#514|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
+
| [[Cores/Gold/Encoding#load|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
 
|-
 
|-
| [[Cores/Decimal8/Encoding#514|Decimal8]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal8/Encoding#load|Decimal8]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Decimal16/Encoding#514|Decimal16]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal16/Encoding#load|Decimal16]] || F0 F1 F2 F3 || 3
 
|}
 
|}
  
Line 63:Line 63:
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
|-
 
|-
| [[Cores/Tin/Encoding#513|Tin]] || F0 || 3
+
| [[Cores/Tin/Encoding#load|Tin]] || F0 || 3
 
|-
 
|-
| [[Cores/Copper/Encoding#513|Copper]] || F0 F1 || 3
+
| [[Cores/Copper/Encoding#load|Copper]] || F0 F1 || 3
 
|-
 
|-
| [[Cores/Silver/Encoding#513|Silver]] || F0 F1 F2 F3 || 3
+
| [[Cores/Silver/Encoding#load|Silver]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Gold/Encoding#513|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
+
| [[Cores/Gold/Encoding#load|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
 
|-
 
|-
| [[Cores/Decimal8/Encoding#513|Decimal8]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal8/Encoding#load|Decimal8]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Decimal16/Encoding#513|Decimal16]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal16/Encoding#load|Decimal16]] || F0 F1 F2 F3 || 3
 
|}
 
|}
  
Line 85:Line 85:
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
|-
 
|-
| [[Cores/Tin/Encoding#518|Tin]] || F0 || 3
+
| [[Cores/Tin/Encoding#load|Tin]] || F0 || 3
 
|-
 
|-
| [[Cores/Copper/Encoding#518|Copper]] || F0 F1 || 3
+
| [[Cores/Copper/Encoding#load|Copper]] || F0 F1 || 3
 
|-
 
|-
| [[Cores/Silver/Encoding#518|Silver]] || F0 F1 F2 F3 || 3
+
| [[Cores/Silver/Encoding#load|Silver]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Gold/Encoding#518|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
+
| [[Cores/Gold/Encoding#load|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
 
|-
 
|-
| [[Cores/Decimal8/Encoding#518|Decimal8]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal8/Encoding#load|Decimal8]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Decimal16/Encoding#518|Decimal16]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal16/Encoding#load|Decimal16]] || F0 F1 F2 F3 || 3
 
|}
 
|}
  
Line 107:Line 107:
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
|-
 
|-
| [[Cores/Tin/Encoding#517|Tin]] || F0 || 3
+
| [[Cores/Tin/Encoding#load|Tin]] || F0 || 3
 
|-
 
|-
| [[Cores/Copper/Encoding#517|Copper]] || F0 F1 || 3
+
| [[Cores/Copper/Encoding#load|Copper]] || F0 F1 || 3
 
|-
 
|-
| [[Cores/Silver/Encoding#517|Silver]] || F0 F1 F2 F3 || 3
+
| [[Cores/Silver/Encoding#load|Silver]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Gold/Encoding#517|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
+
| [[Cores/Gold/Encoding#load|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
 
|-
 
|-
| [[Cores/Decimal8/Encoding#517|Decimal8]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal8/Encoding#load|Decimal8]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Decimal16/Encoding#517|Decimal16]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal16/Encoding#load|Decimal16]] || F0 F1 F2 F3 || 3
 
|}
 
|}
  
Line 130:Line 130:
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
|-
 
|-
| [[Cores/Tin/Encoding#516|Tin]] || F0 || 3
+
| [[Cores/Tin/Encoding#load|Tin]] || F0 || 3
 
|-
 
|-
| [[Cores/Copper/Encoding#516|Copper]] || F0 F1 || 3
+
| [[Cores/Copper/Encoding#load|Copper]] || F0 F1 || 3
 
|-
 
|-
| [[Cores/Silver/Encoding#516|Silver]] || F0 F1 F2 F3 || 3
+
| [[Cores/Silver/Encoding#load|Silver]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Gold/Encoding#516|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
+
| [[Cores/Gold/Encoding#load|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
 
|-
 
|-
| [[Cores/Decimal8/Encoding#516|Decimal8]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal8/Encoding#load|Decimal8]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Decimal16/Encoding#516|Decimal16]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal16/Encoding#load|Decimal16]] || F0 F1 F2 F3 || 3
 
|}
 
|}
  
Line 153:Line 153:
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
|-
 
|-
| [[Cores/Tin/Encoding#511|Tin]] || F0 || 3
+
| [[Cores/Tin/Encoding#load|Tin]] || F0 || 3
 
|-
 
|-
| [[Cores/Copper/Encoding#511|Copper]] || F0 F1 || 3
+
| [[Cores/Copper/Encoding#load|Copper]] || F0 F1 || 3
 
|-
 
|-
| [[Cores/Silver/Encoding#511|Silver]] || F0 F1 F2 F3 || 3
+
| [[Cores/Silver/Encoding#load|Silver]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Gold/Encoding#511|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
+
| [[Cores/Gold/Encoding#load|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
 
|-
 
|-
| [[Cores/Decimal8/Encoding#511|Decimal8]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal8/Encoding#load|Decimal8]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Decimal16/Encoding#511|Decimal16]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal16/Encoding#load|Decimal16]] || F0 F1 F2 F3 || 3
 
|}
 
|}
  
Line 177:Line 177:
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
|-
 
|-
| [[Cores/Tin/Encoding#507|Tin]] || F0 || 3
+
| [[Cores/Tin/Encoding#load|Tin]] || F0 || 3
 
|-
 
|-
| [[Cores/Copper/Encoding#507|Copper]] || F0 F1 || 3
+
| [[Cores/Copper/Encoding#load|Copper]] || F0 F1 || 3
 
|-
 
|-
| [[Cores/Silver/Encoding#507|Silver]] || F0 F1 F2 F3 || 3
+
| [[Cores/Silver/Encoding#load|Silver]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Gold/Encoding#507|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
+
| [[Cores/Gold/Encoding#load|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
 
|-
 
|-
| [[Cores/Decimal8/Encoding#507|Decimal8]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal8/Encoding#load|Decimal8]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Decimal16/Encoding#507|Decimal16]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal16/Encoding#load|Decimal16]] || F0 F1 F2 F3 || 3
 
|}
 
|}
  
Line 201:Line 201:
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
|-
 
|-
| [[Cores/Tin/Encoding#509|Tin]] || F0 || 3
+
| [[Cores/Tin/Encoding#load|Tin]] || F0 || 3
 
|-
 
|-
| [[Cores/Copper/Encoding#509|Copper]] || F0 F1 || 3
+
| [[Cores/Copper/Encoding#load|Copper]] || F0 F1 || 3
 
|-
 
|-
| [[Cores/Silver/Encoding#509|Silver]] || F0 F1 F2 F3 || 3
+
| [[Cores/Silver/Encoding#load|Silver]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Gold/Encoding#509|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
+
| [[Cores/Gold/Encoding#load|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
 
|-
 
|-
| [[Cores/Decimal8/Encoding#509|Decimal8]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal8/Encoding#load|Decimal8]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Decimal16/Encoding#509|Decimal16]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal16/Encoding#load|Decimal16]] || F0 F1 F2 F3 || 3
 
|}
 
|}
  
Line 223:Line 223:
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
|-
 
|-
| [[Cores/Tin/Encoding#512|Tin]] || F0 || 3
+
| [[Cores/Tin/Encoding#load|Tin]] || F0 || 3
 
|-
 
|-
| [[Cores/Copper/Encoding#512|Copper]] || F0 F1 || 3
+
| [[Cores/Copper/Encoding#load|Copper]] || F0 F1 || 3
 
|-
 
|-
| [[Cores/Silver/Encoding#512|Silver]] || F0 F1 F2 F3 || 3
+
| [[Cores/Silver/Encoding#load|Silver]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Gold/Encoding#512|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
+
| [[Cores/Gold/Encoding#load|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
 
|-
 
|-
| [[Cores/Decimal8/Encoding#512|Decimal8]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal8/Encoding#load|Decimal8]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Decimal16/Encoding#512|Decimal16]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal16/Encoding#load|Decimal16]] || F0 F1 F2 F3 || 3
 
|}
 
|}
  
Line 245:Line 245:
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
|-
 
|-
| [[Cores/Tin/Encoding#508|Tin]] || F0 || 3
+
| [[Cores/Tin/Encoding#load|Tin]] || F0 || 3
 
|-
 
|-
| [[Cores/Copper/Encoding#508|Copper]] || F0 F1 || 3
+
| [[Cores/Copper/Encoding#load|Copper]] || F0 F1 || 3
 
|-
 
|-
| [[Cores/Silver/Encoding#508|Silver]] || F0 F1 F2 F3 || 3
+
| [[Cores/Silver/Encoding#load|Silver]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Gold/Encoding#508|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
+
| [[Cores/Gold/Encoding#load|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
 
|-
 
|-
| [[Cores/Decimal8/Encoding#508|Decimal8]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal8/Encoding#load|Decimal8]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Decimal16/Encoding#508|Decimal16]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal16/Encoding#load|Decimal16]] || F0 F1 F2 F3 || 3
 
|}
 
|}
  
Line 268:Line 268:
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
|-
 
|-
| [[Cores/Tin/Encoding#506|Tin]] || F0 || 3
+
| [[Cores/Tin/Encoding#load|Tin]] || F0 || 3
 
|-
 
|-
| [[Cores/Copper/Encoding#506|Copper]] || F0 F1 || 3
+
| [[Cores/Copper/Encoding#load|Copper]] || F0 F1 || 3
 
|-
 
|-
| [[Cores/Silver/Encoding#506|Silver]] || F0 F1 F2 F3 || 3
+
| [[Cores/Silver/Encoding#load|Silver]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Gold/Encoding#506|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
+
| [[Cores/Gold/Encoding#load|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
 
|-
 
|-
| [[Cores/Decimal8/Encoding#506|Decimal8]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal8/Encoding#load|Decimal8]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Decimal16/Encoding#506|Decimal16]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal16/Encoding#load|Decimal16]] || F0 F1 F2 F3 || 3
 
|}
 
|}
  
Line 291:Line 291:
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
|-
 
|-
| [[Cores/Tin/Encoding#510|Tin]] || F0 || 3
+
| [[Cores/Tin/Encoding#load|Tin]] || F0 || 3
 
|-
 
|-
| [[Cores/Copper/Encoding#510|Copper]] || F0 F1 || 3
+
| [[Cores/Copper/Encoding#load|Copper]] || F0 F1 || 3
 
|-
 
|-
| [[Cores/Silver/Encoding#510|Silver]] || F0 F1 F2 F3 || 3
+
| [[Cores/Silver/Encoding#load|Silver]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Gold/Encoding#510|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
+
| [[Cores/Gold/Encoding#load|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
 
|-
 
|-
| [[Cores/Decimal8/Encoding#510|Decimal8]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal8/Encoding#load|Decimal8]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Decimal16/Encoding#510|Decimal16]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal16/Encoding#load|Decimal16]] || F0 F1 F2 F3 || 3
 
|}
 
|}
  
Line 314:Line 314:
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
|-
 
|-
| [[Cores/Tin/Encoding#505|Tin]] || F0 || 3
+
| [[Cores/Tin/Encoding#load|Tin]] || F0 || 3
 
|-
 
|-
| [[Cores/Copper/Encoding#505|Copper]] || F0 F1 || 3
+
| [[Cores/Copper/Encoding#load|Copper]] || F0 F1 || 3
 
|-
 
|-
| [[Cores/Silver/Encoding#505|Silver]] || F0 F1 F2 F3 || 3
+
| [[Cores/Silver/Encoding#load|Silver]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Gold/Encoding#505|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
+
| [[Cores/Gold/Encoding#load|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
 
|-
 
|-
| [[Cores/Decimal8/Encoding#505|Decimal8]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal8/Encoding#load|Decimal8]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Decimal16/Encoding#505|Decimal16]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal16/Encoding#load|Decimal16]] || F0 F1 F2 F3 || 3
 
|}
 
|}
  
Line 337:Line 337:
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
! [[Cores|Core]] || [[Slot|In Slots]]|| [[Latency|Latencies]]
 
|-
 
|-
| [[Cores/Tin/Encoding#519|Tin]] || F0 || 3
+
| [[Cores/Tin/Encoding#load|Tin]] || F0 || 3
 
|-
 
|-
| [[Cores/Copper/Encoding#519|Copper]] || F0 F1 || 3
+
| [[Cores/Copper/Encoding#load|Copper]] || F0 F1 || 3
 
|-
 
|-
| [[Cores/Silver/Encoding#519|Silver]] || F0 F1 F2 F3 || 3
+
| [[Cores/Silver/Encoding#load|Silver]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Gold/Encoding#519|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
+
| [[Cores/Gold/Encoding#load|Gold]] || F0 F1 F2 F3 F4 F5 F6 F7 || 3
 
|-
 
|-
| [[Cores/Decimal8/Encoding#519|Decimal8]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal8/Encoding#load|Decimal8]] || F0 F1 F2 F3 || 3
 
|-
 
|-
| [[Cores/Decimal16/Encoding#519|Decimal16]] || F0 F1 F2 F3 || 3
+
| [[Cores/Decimal16/Encoding#load|Decimal16]] || F0 F1 F2 F3 || 3
 
|}
 
|}
 +
 +
 +
[[Instruction_Set|Instruction Set, alphabetical]], [[Instruction Set by Category]], [http://millcomputing.com/instructions.html?collapse=7#ops Instruction Set, sortable, filterable]

Revision as of 02:37, 16 December 2014

realizing  flow stream  flow block  compute phase   operation   in the logical value domain  

native on: all

load from memory


load(base b, off o, s i, scale s, width w) → op r0

operands: like IdentityNoSIMD xx:x


Core In Slots Latencies
Tin F0 3
Copper F0 F1 3
Silver F0 F1 F2 F3 3
Gold F0 F1 F2 F3 F4 F5 F6 F7 3
Decimal8 F0 F1 F2 F3 3
Decimal16 F0 F1 F2 F3 3

load(base b, off o, s i, scale s, width w, lit delay) → op r0

operands: like IdentityNoSIMD xx:x


Core In Slots Latencies
Tin F0 3
Copper F0 F1 3
Silver F0 F1 F2 F3 3
Gold F0 F1 F2 F3 F4 F5 F6 F7 3
Decimal8 F0 F1 F2 F3 3
Decimal16 F0 F1 F2 F3 3

load(base b, off o, s i, scale s, width w, tag tag) → op r0

operands: like IdentityNoSIMD xx:x


Core In Slots Latencies
Tin F0 3
Copper F0 F1 3
Silver F0 F1 F2 F3 3
Gold F0 F1 F2 F3 F4 F5 F6 F7 3
Decimal8 F0 F1 F2 F3 3
Decimal16 F0 F1 F2 F3 3

load(base b, off o, width w) → op r0

operands: like IdentityNoSIMD xx:x


Core In Slots Latencies
Tin F0 3
Copper F0 F1 3
Silver F0 F1 F2 F3 3
Gold F0 F1 F2 F3 F4 F5 F6 F7 3
Decimal8 F0 F1 F2 F3 3
Decimal16 F0 F1 F2 F3 3

load(base b, off o, width w, lit delay) → op r0

operands: like IdentityNoSIMD xx:x


Core In Slots Latencies
Tin F0 3
Copper F0 F1 3
Silver F0 F1 F2 F3 3
Gold F0 F1 F2 F3 F4 F5 F6 F7 3
Decimal8 F0 F1 F2 F3 3
Decimal16 F0 F1 F2 F3 3

load(base b, off o, width w, tag tag) → op r0

operands: like IdentityNoSIMD xx:x


Core In Slots Latencies
Tin F0 3
Copper F0 F1 3
Silver F0 F1 F2 F3 3
Gold F0 F1 F2 F3 F4 F5 F6 F7 3
Decimal8 F0 F1 F2 F3 3
Decimal16 F0 F1 F2 F3 3

load(p b, off o, s i, scale s, width w) → op r0

operands: like IdentityNoSIMD xx:x


Core In Slots Latencies
Tin F0 3
Copper F0 F1 3
Silver F0 F1 F2 F3 3
Gold F0 F1 F2 F3 F4 F5 F6 F7 3
Decimal8 F0 F1 F2 F3 3
Decimal16 F0 F1 F2 F3 3

load(p b, off o, s i, scale s, width w, lit delay) → op r0

operands: like IdentityNoSIMD xx:x


Core In Slots Latencies
Tin F0 3
Copper F0 F1 3
Silver F0 F1 F2 F3 3
Gold F0 F1 F2 F3 F4 F5 F6 F7 3
Decimal8 F0 F1 F2 F3 3
Decimal16 F0 F1 F2 F3 3

load(p b, off o, s i, scale s, width w, tag tag) → op r0

operands: like IdentityNoSIMD xx:x


Core In Slots Latencies
Tin F0 3
Copper F0 F1 3
Silver F0 F1 F2 F3 3
Gold F0 F1 F2 F3 F4 F5 F6 F7 3
Decimal8 F0 F1 F2 F3 3
Decimal16 F0 F1 F2 F3 3

load(p b, off o, width w) → op r0

operands: like IdentityNoSIMD xx:x


Core In Slots Latencies
Tin F0 3
Copper F0 F1 3
Silver F0 F1 F2 F3 3
Gold F0 F1 F2 F3 F4 F5 F6 F7 3
Decimal8 F0 F1 F2 F3 3
Decimal16 F0 F1 F2 F3 3

load(p b, off o, width w, lit delay) → op r0

operands: like IdentityNoSIMD xx:x


Core In Slots Latencies
Tin F0 3
Copper F0 F1 3
Silver F0 F1 F2 F3 3
Gold F0 F1 F2 F3 F4 F5 F6 F7 3
Decimal8 F0 F1 F2 F3 3
Decimal16 F0 F1 F2 F3 3

load(p b, off o, width w, tag tag) → op r0

operands: like IdentityNoSIMD xx:x


Core In Slots Latencies
Tin F0 3
Copper F0 F1 3
Silver F0 F1 F2 F3 3
Gold F0 F1 F2 F3 F4 F5 F6 F7 3
Decimal8 F0 F1 F2 F3 3
Decimal16 F0 F1 F2 F3 3

load(p b, width w, memAttr m) → op r0

operands: like IdentityNoSIMD xx:x


Core In Slots Latencies
Tin F0 3
Copper F0 F1 3
Silver F0 F1 F2 F3 3
Gold F0 F1 F2 F3 F4 F5 F6 F7 3
Decimal8 F0 F1 F2 F3 3
Decimal16 F0 F1 F2 F3 3

load(p b, width w, memAttr m, lit delay) → op r0

operands: like IdentityNoSIMD xx:x


Core In Slots Latencies
Tin F0 3
Copper F0 F1 3
Silver F0 F1 F2 F3 3
Gold F0 F1 F2 F3 F4 F5 F6 F7 3
Decimal8 F0 F1 F2 F3 3
Decimal16 F0 F1 F2 F3 3

load(p b, width w, memAttr m, tag tag) → op r0

operands: like IdentityNoSIMD xx:x


Core In Slots Latencies
Tin F0 3
Copper F0 F1 3
Silver F0 F1 F2 F3 3
Gold F0 F1 F2 F3 F4 F5 F6 F7 3
Decimal8 F0 F1 F2 F3 3
Decimal16 F0 F1 F2 F3 3


Instruction Set, alphabetical, Instruction Set by Category, Instruction Set, sortable, filterable